## 邏輯系統實習

實驗七

虚擬儀器(二) + Verilog語法介紹(四): 行為層次-序向電路

國立成功大學電機系

2016

## 大綱

- Verilog中的四種描述層次
- 組合電路與序向電路之比較
- 程序區塊
- 時序控制
  - □ 邊緣觸發
  - □ 準位觸發與邊緣觸發之比較
- 程序指定
  - □ 無阻礙指定
  - □ 阻礙指定與無阻礙指定之比較
- Verilog 編碼風格
- 除頻器

- 基礎題 (一)
  - □ 4bit計數器與七段顯示器
- 基礎題 (二)
  - □ 6bit串入並出移位器與七段顯示器
- **挑戰題** 
  - □計時器
- 實驗結報繳交

## Verilog中的四種描述層次

- 行為或演算法層次 (lab6~)
  - □ 在這個層次中,只需要考慮模組的功能或演算法,不需要考慮硬體 方面的詳細電路是如何。
- 資料處理層次 (lab5)
  - □ 在這個層次中,只需要指名資料處理的方式,像是資料如何在暫存器中儲存與傳送以及資料在設計裡處理的方式。
- 邏輯閘層次 (lab4)
  - □ 在這個層次中,模組是邏輯閘連接而成,如同以前用邏輯閘描繪電 路一樣。
- 低階交換層次 (x)
  - □ 在這個層次中,線路是由開關與儲存點構成,需要知道電晶體的元件特性。

#### 組合電路與序向電路之比較









## 程序區塊

- 程序區塊包含兩個要素:
  - □ 1) 時序控制
  - □ 2) 程序指定敘述



## 時序控制 (1/3)

- 時序控制是用來設定某程序敘述在某時間被執行,共有三種方式。
  - □ 1) 簡易延遲 (lab6)
  - □ 2) 準位觸發 (lab6)
  - □ 3) 邊緣觸發

```
module alu 4bit(sel, in1, in2, result);
   input [2:0]sel;
   input [3:0]in1, in2;
   output [3:0]result;
                       ~2) 準位觸發
   reg [3:0]result;
   always@(sel or in1 or in2)begin
      case(sel)
         3'b000: result=in1+in2;
         3'b001: result=in1-in2;
         3'b010: result=in1&in2;
         3'b011: result=in1|in2;
         3'b100: result=in1^in2;
         3'b101: result=in1>>in2;
         3'b110: result=in1<<in2;
         3'b111: result=in1>in2;
         default: result=4'b0;
      endcase
   end
                              alu 4bit
endmodule
```

```
module counter_4bit(clk, rst, out);
input clk, rst;
output [3:0]out;

reg [3:0]out;

always@(posedge clk or posedge rst)begin
if(rst)out<=4'b0;
else out<=out+4'b1;
end

endmodule

counter_4bit
```

## 時序控制 (2/3) 邊緣觸發

■ 邊緣觸發又稱為同步觸發,當信號產生正邊緣或負邊緣轉換時,敘述 才會被執行。



時脈頻率 = 1/時脈周期

## 時序控制 (3/3)

#### 準位觸發與邊緣觸發之比較



```
module latch(clk, rst, in, out);
  input clk, rst, in;
  output out;

reg out;

always@(clk or rst or in)begin
  if(clk)begin
  if(rst)out=1'b0;
  else out=in;
  end
end
  positive level-triggered
endmodule
```

# 程序指定 (1/2) 無阻礙指定

- 程序指定可以用來更新暫存器等變數。被指定的變數值將被保持到下 次被更新為止。
  - □ 在程序指定的左邊必須是暫存器(reg)或其他變數等等;而在敘述右邊的 運算元可以是任意運算式。
- 程序指定有兩種形態:
  - □ 1) 阻礙指定 (lab6)
  - □ 2)無阻礙指定

無阻礙指定(<=)敘述的執行順序,不會受到敘述位置前後的影響

```
module counter_4bit(clk, rst, out);
  input clk, rst;
  output [3:0]out;

reg [3:0]out;

always@(posedge clk or posedge rst)begin
  if(rst)out<=4'b0;
  else out<=out+4'b1;
  end

endmodule

counter_4bit</pre>
```

## 程序指定 (2/2)

#### 阻礙指定與無阻礙指定之比較

阻礙指定(=)的敘述,先求出等式右邊的結果,然後立即更新等式左邊的值

無阻礙指定(<=)的敘述,在時間一開始時先求出等式右邊的結果,然後在時間結束時才更新等式左邊的值

```
module testbench();
  req [3:0]a, b;
  initial begin
                阻礙指定(=)敘述會依
        a=5;
                照其在程序區塊中的
        b=9;
     #10 a=b;
                位置依序執行(循序執
        b=a;
     #10 $finish; 行)
  end
  initial begin
     $monitor($time, " a=%d, b=%d", a, b);
  end
                            testbench
endmodule
```

```
module testbench();
  req [3:0]a, b;
  initial begin
                無阻礙指定(<=)敘述
        a<=5;
                的執行順序,不會受
        b < = 9;
     #10 a<=b;
                到敘述位置前後的影
        b<=a;
                響(並行執行)
     #10 Sfinish;
  end
  initial begin
     $monitor($time, " a=%d, b=%d", a, b);
  end
                            testbench
endmodule
```

```
0 a= 5, b= 9
10 a= 9, b= 9
```



#### Verilog 編碼風格 (1/2)

- Verilog編撰時,經常引起合成前後模擬不一致的情形,且不容易即時發現,因此建議遵守以下準則:
- 1) 在編寫時序控制時
  - □ 應避免在同一個always區塊中混合使用準位觸發與邊緣觸發敘述。
  - □ 應避免混合使用正緣觸發與負緣觸發的正反器。
- 2) 在編寫程序指定時
  - □ 組合電路以阻礙指定(=)來編輯設計。
  - □ 序向電路以無阻礙指定(<=)來編輯設計。
  - □ 應避免在同一個always區塊中混合使用阻礙與無阻礙指定敘述。
- 3) 分開撰寫組合電路與序向電路。

## Verilog 編碼風格 (2/2)

```
module counter 4bit(clk, rst, out 7seq);
                                                             module counter 4bit(clk, rst, out 7seg);
  input clk, rst;
                                                                input clk, rst;
  output [6:0]out 7seq;
                                                                output [6:0]out 7seg;
                                                                reg [3:0]out;
   reg [3:0]out;
                                    序向電路以無阻礙
                                                                reg [6:0]out 7seg;
  req [6:0]out 7seq;
  always@(posedge clk or posedge rst) begin
                                                                always@(posedge clk or posedge rst)begi
                                                                   if (rst) out <= 4'b0;
      if (rst) out <= 4 'b0;
                                                                   else out<=out+4'b1:
      else out <= out + 4 'b1;
                                                                end
      case (out)
                                        沒有分開撰寫組合
                                                                always@(out)begin
         4'b0000: out 7seg<=7'b0111111;
                                                                   case (out)
         4'b0001: out 7seg<=7'b0000110;
                                        電路與序向電路
                                                                      4'b0000: out 7seg=7'b0111111;
         4'b0010: out 7seq<=7'b1011011;
                                                                      4'b0001: out 7seg=7'b0000110;
         4'b0011: out 7seg<=7'b1001111;
                                        會多合成出
                                                                     4'b0010: out 7seg=7'b1011011;
         4'b0100: out 7seg<=7'b1100110;
                                                                      4'b0011: out 7seg=7'b1001111;
                                        out_7seg這個暫存
         4'b0101: out 7seg<=7'b1101101;
                                                                      4'b0100: out 7seg=7'b1100110;
         4'b0110: out 7seg<=7'b11111101;
                                                                      4'b0101: out 7seg=7'b1101101;
                                        器,然而這並不是
         4'b0111: out 7seg<=7'b0000111;
                                                                      4'b0110: out 7seg=7'b11111101;
                                                                      4'b0111: out 7seg=7'b0000111;
         4'b1000: out 7seg<=7'b1111111;
                                        我們所想要的
                                                                      4'b1000: out 7seg=7'b1111111;
         4'b1001: out 7seg<=7'b1101111;
                                                                      4'b1001: out 7seg=7'b1101111;
         4'b1010: out 7seg<=7'b1110111
                                                                      4'b1010: out 7seg=7'b1110111;
         4'b1011: out 7seg<=7'b11111100;
                                                                      4'b1011: out 7seg=7'b1111100;
         4'b1100: out 7seg<=7'b0111001;
                                                                      4'b1100: out 7seg=7'b0111001;
         4'b1101: out 7seg<=7'b1011110;
                                                                      4'b1101: out 7seg=7'b1011110;
         4'b1110: out 7seg<=7'b1111001;
                                                                      4'b1110: out 7seg=7'b1111001;
         4'b1111: out 7seg<=7'b1110001;
                                                                      4'b1111: out 7seg=7'b1110001;
         default: out 7seg<=7'b00000000;
                                                                     default: out 7seg=7'b00000000;
                                        定(=)來編輯設計
                                                                   endcase
   end
                                                                counter_4bit (含bin_to_7seg)
       counter 4bit (含bin to 7seg)
```

## 除頻器 (1/2)

- 由於FPGA 板的時脈頻 率太高(48MHz),可能 不符我們的需求,因此 需要降低其頻率。
- 所以在程式中加入除頻 電路,來降低時脈頻率 並且方便使用者觀察 Verilnstrument 軟體中 虛擬元件的輸出變化。

利用一個計數器來達到時脈除 頻的效果,將原本FPGA的時 脈頻率降到1Hz

```
module frequency divider(clk, rst, divided clk);
   input clk, rst;
   output divided clk;
   reg divided clk;因為FPGA內部的時脈頻率為
   reg [24:0] count; 48MHz
   always@(posedge clk or posedge rst)begin
      if (rst) begin
         divided clk<=1'b0;
         count <= 25 b0;
      end
      else if(count==25'd24000000) begin
         divided clk<=~divided clk;
         count <= 25 b0;
      end
      else begin
         count<=count+25'b1;
      end
   end
                               frequency divider
endmodule
```

## 除頻器 (2/2)



```
module system(clk, rst, out_7seg);
  input clk, rst;
  output [6:0]out_7seg;

wire divided_clk;
  wire [3:0]out;

frequency_divider FD(clk, rst, divided_clk);
  counter_4bit C(divided_clk, rst, out);
  bin_to_7seg BT7(out, out_7seg);

endmodule

system
```

## 基礎題 (一)

#### 4bit計數器與七段顯示器 (1/2)

- 請參考counter\_4bit.v的範例原始碼與操作流程,寫出以下的電路。
  - □ 設計時,請寫出以下的電路模組,並且確認編譯後沒有error產生。
  - □ (模擬時,請自行撰寫testbench.v,並觀察波形結果或主控台的螢幕顯示結果是否如期望一般。)
  - □ 驗證時,請觀察虛擬儀器之運作是否如期望一般。



## 基礎題(一)

#### 4bit計數器與七段顯示器 (2/2)



## 基礎題 (二)

#### 6bit串入並出移位器與七段顯示器 (1/3)

- 請利用下圖的6bit串入並出移位器,撰寫出下一頁的電路圖。
  - □ 設計時,請寫出下一頁的電路模組,並且確認編譯後沒有error產生。
  - □ (模擬時,請自行撰寫testbench.v,並觀察波形結果或主控台的螢幕顯示結果是否如期望一般。)
  - □ 驗證時,請觀察虛擬儀器之運作是否如期望一般。



## 基礎題 (二) 6bit串入並出移位器與七段顯示器 (2/3)



## 基礎題 (二)

#### 6bit串入並出移位器與七段顯示器 (3/3)





#### 計時器 (1/5)

- 請寫出具有下一頁功能的電路。
  - □ 設計時,請寫出下一頁的電路模組,並且確認編譯後沒有error產生。
  - □ (模擬時,請自行撰寫testbench.v,並觀察波形結果或主控台的螢幕顯示結果是否如期望一般。)
  - □ 驗證時,請觀察虛擬儀器之運作是否如期望一般。

# Ŋ

#### 挑戰題

#### 計時器 (2/5)

- ■輸入
  - □ clk:計時器時脈。
  - □ rst:當rst為1時,將輸出min與sec歸零。
  - □ set: 當set為1時,將min設定為set\_min、將sec設定為set\_sec。
  - □ set\_min:用來設定輸出min的值。
  - □ set\_sec:用來設定輸出sec的值。
- 輸出
  - □ min:計時器的"分"部分,範圍為0~59,數滿時進位。
  - □ sec:計時器的"秒"部分,範圍為0~59,數滿時進位。
- ■功能
  - □ 計數器每一個時脈會向上加一。
  - □ 當set為1時,將min設定為set\_min、將sec設定為set\_sec。
  - □ 當計時器的"秒"部分數滿時(sec=59),下一時脈會進位(min++, sec=0)。
  - □ 當計時器的"分"部分數滿時(min=59, sec=59),下一時脈會進位(min=0, sec=0)。

#### 計時器 (3/5)



#### 計時器 (4/5)

2) 若壓住set鍵,可以將指撥開關上的值設定進去min與sec中





1) 操作的時候,一開始壓住rst鍵,將min與sec的值初始化為0

#### 計時器 (5/5)



## 實驗結報繳交

- 基礎題 (一)
  - □ 請附上原始碼、(模擬結果擷圖)、驗證結果擷圖與解釋。
- 基礎題 (二)
  - □ 請附上原始碼、(模擬結果擷圖)、驗證結果擷圖與解釋。
- 挑戰題
  - □ 請附上原始碼、(模擬結果擷圖)、驗證結果擷圖與解釋。
- 各自之心得報告